# Arq. Org. de Computadores 2

Instruções SIMD (Intel MMX / SSE)

#### Introdução

- Em muitos casos, apenas aumentar a taxa de clock não é suficiente p/ aumentar o desempenho geral da aplicação.
  - Algumas mudanças na arquitetura podem ser mais significantes (ex: pipeline/cache/SIMD).
- Na década de 90, a Intel analizou um grande número de aplicações de multimedia (imagem, som, video), e descobriu as seguites características nos códigos:
  - Uso de tipos de dados pequenos (pixels: 8-bits, áudio: 16-bits)
  - Repetição de operações
  - Paralelismo inerente
- Estas foram as bases para a inclusão de recursos de processamento SIMD em várias arquiteturas, incluindo a IA-32.

#### SIMD

Arquiteturas SIMD (single instruction multiple data) executam a mesma operação em multiplos elementos de dados, paralelamente.

#### PADDW MM0, MM1



## SISD/SIMD/Streaming



#### IA-32 SIMD

- MMX (<u>Multimedia Extension</u>): 1996 (Pentium with MMX and Pentium II).
- SSE (Streaming SIMD Extension): Pentium III.
- SSE2: Pentium 4.
- SSE3: Pentium 4 hyper-threading
- SSE4: 2007

#### MMX

- Novo tipo de dados: 64-bits packed (empacotado).
- Operações com números inteiros apenas
- Reutiliza registradores de ponto flutuante
  - Não é possível misturar instruções MMX c/ operações de ponto flutuante (sem grande perda de desempenho).

## MMX: Tipos de Dados



# MMX: Integração c/ ISA



#### Aritmética de Saturação

• Útil em aplicações gráficas.

(wrap-around)

- Quando uma operação resulta em overflow (ou underflow), o resultado é o maior (ou menor) inteiro possível de se representar com um dado número de bits.
- Pode ser com ou sem sinal (signed and unsigned saturation)



#### MMX: Instruções

 57 instruções MMX executam operações em paralelo sobre múltiplos elementos de dados, "empacotados" (packed) em tipos de dados de 64 bits.

```
add, subtract, multiply
compare
shift
data conversion,
64-bit data move, 64-bit logical operation
multiply-add p/ operações do tipo multiply-accumulate (MAC)
```

- Todas as instruções usam apenas registradores MMX (exceto moves).
- Maior abrangência p/ operações sobre 16-bits.

# MMX: Instruções

| Category   |                                                      | Wraparound                                                                     | Signed Saturation                      | Unsigned<br>Saturation                     |
|------------|------------------------------------------------------|--------------------------------------------------------------------------------|----------------------------------------|--------------------------------------------|
| Arithmetic | Addition Subtraction Multiplication Multiply and Add | PADDB, PADDW,<br>PADDD<br>PSUBB, PSUBW,<br>PSUBD<br>PMULL, PMULH<br>PMADD      | PADDSB,<br>PADDSW<br>PSUBSB,<br>PSUBSW | PADDUSB,<br>PADDUSW<br>PSUBUSB,<br>PSUBUSW |
| Comparison | Compare for Equal  Compare for Greater Than          | PCMPEQB, PCMPEQW, PCMPEQD PCMPGTPB, PCMPGTPW, PCMPGTPD                         |                                        |                                            |
| Conversion | Pack                                                 |                                                                                | PACKSSWB,<br>PACKSSDW                  | PACKUSWB                                   |
| Unpack     | Unpack High<br>Unpack Low                            | PUNPCKHBW,<br>PUNPCKHWD,<br>PUNPCKHDQ<br>PUNPCKLBW,<br>PUNPCKLWD,<br>PUNPCKLDQ |                                        |                                            |

#### MMX instructions

|                    |                                                                     | Packed                                       | Full Quadword                |
|--------------------|---------------------------------------------------------------------|----------------------------------------------|------------------------------|
| Logical            | And<br>And Not<br>Or<br>Exclusive OR                                |                                              | PAND<br>PANDN<br>POR<br>PXOR |
| Shift              | Shift Left Logical<br>Shift Right Logical<br>Shift Right Arithmetic | PSLLW, PSLLD<br>PSRLW, PSRLD<br>PSRAW, PSRAD | PSLLQ<br>PSRLQ               |
|                    |                                                                     | Doubleword Transfers                         | Quadword Transfers           |
| Data Transfer      | Register to Register<br>Load from Memory<br>Store to Memory         | MOVD<br>MOVD<br>MOVD                         | MOVQ<br>MOVQ<br>MOVQ         |
| Empty MMX<br>State |                                                                     | EMMS                                         |                              |

Utilize quando for mudar o contexto, de MMX p/ Ponto Flutuante (Operação demorada)

#### Aritmética

- PADDB/PADDW/PADDD: soma dois registradores contendo números empacotados.
  - Não modifica valor das EFLAGS, o programador deve garantir que overflow não ocorre.
- Multiplicação- dois passos:
- PMULLW: multiplica quatro words e armazena as 4 metades menos significativas (lo words) do resultado.
- PMULHW/PMULHUW: multiplica quatro words e armazena as 4 metades mais significativas (hi words) do resultado
  - \*PMULHUW  $\rightarrow$  unsigned.

#### Aritmética

Multiplica e Acumula: PMADDWD

DEST[31:0]  $\leftarrow$  (DEST[15:0] \* SRC[15:0]) + (DEST[31:16] \* SRC[31:16]); DEST[63:32]  $\leftarrow$  (DEST[47:32] \* SRC[47:32]) + (DEST[63:48] \* SRC[63:48]);

 SRC
 X3
 X2
 X1
 X0

 DEST
 Y3
 Y2
 Y1
 Y0

DEST (X3\*Y3) + (X2\*Y2) (X1\*Y1) + (X0\*Y0)

#### Detectando MMX/SSE no processador

# Instrução CPUID

| Initial EAX<br>Value |                          | Information Provided about the Processor                                                                                                                                                         |  |
|----------------------|--------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                      | Basic CPUID Information  |                                                                                                                                                                                                  |  |
| 0H                   | EAX<br>EBX<br>ECX<br>EDX | Maximum Input Value for Basic CPUID Information (see Table 3-13) "Genu" "ntel" "inel"                                                                                                            |  |
| 01H                  | EAX                      | Version Information: Type, Family, Model, and Stepping ID (see Figure 3-5)                                                                                                                       |  |
|                      | EBX                      | Bits 7-0: Brand Index Bits 15-8: CLFLUSH line size (Value * 8 = cache line size in bytes) Bits 23-16: Maximum number of logical processors in this physical package. Bits 31-24: Initial APIC ID |  |
|                      | ECX<br>EDX               | Extended Feature Information (see Figure 3-6 and Table 3-15) Feature Information (see Figure 3-7 and Table 3-16)                                                                                 |  |
| 02H                  | EAX<br>EBX<br>ECX<br>EDX | Cache and TLB Information (see Table 3-17) Cache and TLB Information Cache and TLB Information Cache and TLB Information                                                                         |  |

:



#### Exemplo: Somar uma constante a um Vetor

```
char d[]={5, 5, 5, 5, 5, 5, 5, 5};
char clr[]={65,66,68,...,87,88}; // 24 bytes
 asm{}
    movq mm1, d
                                           clr[i]= clr[i] + d[i%8]
    mov cx, 3
    mov esi, 0
L1: movq mm0, clr[esi]
    paddb mm0, mm1
    movq clr[esi], mm0
    add esi, 8
    loop L1
    emms
}
```

#### Compração

- Não modificam CFLAGS
- Teste Igualdade (EQ) → PCMPEQB
- Teste Maior que (GT) → PCMPGTB
- Teste Menor que (LT) → não disponível



#### Convertendo tipos de dados

 Pack: converte um tipo de dado maior no próximo tipo menor Unpack: entrelaça dois operandos, o que na prática expande um tipo de dado menor em um maior.

Unpack low-order words into doublewords



### Empacotamento c/ saturação e sinal

Empacotamento c/ saturação e sinal: PACKSSDW



### Empacotamento c/ saturação e sinal

Empacotamento c/ saturação e sinal: PACKSSWW



#### Desempacotando "Low"

Desmpacotando 4 bytes → 4 words: PUNPCKLBW



Parte "low" (bits de ordem mais baixa)

## Desempacotando "Low"

Desmpacotando 2 words → 2 dwords: PUNPCKLWD



## Desempacotando "Low"

#### Desmpacotando 1 dword → 1 qword: PUNPCKLDQ



### Desempacotando "High"

Desmpacotando 4 bytes → 4 words: PUNPCKHBW



Parte "high" (bits de ordem mais alta)

### Aumento de desempenho (dados de 1996)



## Programação SIMD

#### Pontos chave:

- Organização de dados eficiente (data layout)
- Eliminação de instruções de desvio (if-then-else)

# Exemplo: Diferença entre Frames







## Exemplo: Diferença entre Frames



#### Exemplo: Diferença entre Frames

```
MOVQ mm1, A //move 8 pixels of image A MOVQ mm2, B //move 8 pixels of image B MOVQ mm3, mm1 // mm3=A PSUBSB mm1, mm2 // mm1=A-B PSUBSB mm2, mm3 // mm2=B-A POR mm1, mm2 // mm1=|A-B|
```

## Exemplo: fade-in / fade-out de imagens







#### $\alpha$ =0.25



## Exemplo: fade-in / fade-out de imagens

Cada pixel da imagem é representado por 4 bytes:

- R (red)
- G (green)
- B (blue)
- Alpha (transparência)





## Exemplo: fade-in / fade-out de imagens



## Exemplo: fade-in / fade-out de imagens

```
mm0, alpha//4 16-b zero-padding \alpha
MOVO
          mm1, A //move 4 pixels of image A
MOVD
          mm2, B //move 4 pixels of image B
MOVD
          mm3, mm3 //clear mm3 to all zeroes
PXOR
//unpack 4 pixels to 4 words
PUNPCKLBW mm1, mm3 // Because B-A could be
PUNPCKLBW mm2, mm3 // negative, need 16 bits
          mm1, mm2 //(B-A)
PSUBW
          mm1, mm0 //(B-A) *fade/256
PMULHW
          mm1, mm2 //(B-A)*fade + B
PADDW
//pack four words back to four bytes
PACKUSWB mm1, mm3
```

## Matriz Transposta - Estratégia

- 1. Empacotar linhas em registradores mmx
- 2. Desempacotar combinando registradores de linhas diferentes

#### Exemplo: Matriz Tranposta



Desempenho: Versão C x Versão SIMD?

#### Exemplo: Matriz Transposta - $4x8 \rightarrow 8x4$

```
char M1[4][8]; // matrix to be transposed
char M2[8][4]; // transposed matrix
for (int i=0;i<4;i++)
  for (int j=0;j<8;j++)
    M2[j][i]= M1[i][j];</pre>
```

## Exemplo: Matriz Transposta (1/3)

```
char M1[4][8];// matrix to be transposed
char M2[8][4];// transposed matrix
int n=0;
for (int i=0; i<4; i++)
  for (int j=0; j<8; j++)
    { M1[i][j]=n; n++; }
  asm{
//move the 4 rows of M1 into MMX registers
movq mm1,M1
movq mm2, M1+8
movq mm3, M1+16
movq mm4, M1+24
```

## Exemplo: Matriz Tranposta (2/3)

```
//generate rows 1 to 4 of M2
punpcklbw mm1, mm2
punpcklbw mm3, mm4
movq mm0, mm1
punpcklwd mm1, mm3 //mm1 has row 2 & row 1
punpckhwd mm0, mm3 //mm0 has row 4 & row 3
movq M2, mm1
movq M2+8, mm0
```

## Exemplo: Matriz Tranposta (3/3)

```
//generate rows 5 to 8 of M2
movq mm1, M1 //get row 1 of M1
movq mm3, M1+16 //qet row 3 of M1
punpckhbw mm1, mm2
punpckhbw mm3, mm4
mova mm0, mm1
punpcklwd mm1, mm3 //mm1 has row 6 & row 5
punpckhwd mm0, mm3 //mm0 has row 8 & row 7
//save results to M2
movq M2+16, mm1
movq M2+24, mm0
emms
} //end
```

# Outras Arquiteturas SIMD

Graphics Processing Unit (GPU): nVidia 7800, 24 pipelines



#### NVidia GeForce 8800, 2006

Possui até 128 processadores de fluxo (stream processors)



#### Cell processor

- Cell Processor (IBM/Toshiba/Sony):
  - 1 PPE (Power Processing Unit) + 8 SPEs (Synergistic Processing Unit)
  - SPE é um processador RISC com instruções SIMD de 128-bits, 128 registradores de 128-bits, e cache local de 256K.
  - Usado no Play Station 3 (PS3)

## Cell processor



#### **Cell Processor Architecture**

